Eclypse推动低功耗设计技术广泛应用
责任编辑:chineselng    浏览:4094次    时间: 2008-04-07 18:58:18      

摘要: 具有MVSIM功能的VCS仿真器的独特功能在于能识别出其他方案不能查出的电源管理漏洞,而且使验证步骤增加快了5倍~10倍的周期。  新思科技(Synopsys)发布了Synopsys Eclypse低功耗解决方案。该方案包含验证、执行和sign-off等工具,以及低功耗芯片开发IP、方法和服..

分享到:
 具有MVSIM功能的VCS仿真器的独特功能在于能识别出其他方案不能查出的电源管理漏洞,而且使验证步骤增加快了5倍~10倍的周期。

  新思科技(Synopsys)发布了Synopsys Eclypse低功耗解决方案。该方案包含验证、执行和sign-off等工具,以及低功耗芯片开发IP、方法和服务方案,使之成为一项精简的、易于使用、并涵盖设计过程每个阶段的低功耗工作流程。

  先进的低功耗设计技术,如MTCMOS功耗门控、多电压、以及动态电压和频率缩放(dvfs),将使工程师的芯片设计和验证发生较大转变。这些技术能够显著降低深亚微米级芯片的功耗,还能够满足传统上对突发情况、开发速度、风险及手工核查与实施等方面的要求。但现有验证解决方案无法满足全部功率模式下功能状态的验证,也不能满足对功率状态转换以及硬件控制时序的验证。如果一项多电压设计方案没有达到这种程度的可见度,而仅此一项无法预测的错误可能将器件驱动到一个未知的状态,导致死锁或诱发出不可预测的运行状态。

  Eclypse低功率解决方案为设计人员提供了若干个新的先进低功率设计技术,以解决上述问题。多电压断言的自动化生成和报告能够极大程度地改进易用性,并降低功能验证的风险。进一步增强的时钟选通和低功率时钟树综合让设计人员能够优化自己针对低功率设计方案的时钟结构的优化,还能够同时达到所要求的时钟抖动和时序目标。先进的多阈值泄漏电流优化能够降低Vt单元面积与全单元面积之间的比例,提供了独立于设计方案制程拐角的最优的泄漏功率恢复能力。在增强了对电源开关插入和优化的自动化后,可以运用IR降和面积限制条件实现功率规划探求和假设分析。具有MVSIM功能的VCS仿真器的独特功能在于能识别出其他方案不能查出的电源管理漏洞,而且使验证步骤增快了5倍~10倍的周期。

  DesignWare IP是针对低功率设计进行过优化的Synopsys的IP库,运用了一系列的功率管理策略。如果IP提供商运用先进的低功率技巧实现自己的设计方案,例如多电压和功率选通,则有必要为客户提供附加的供应项,包括一个其中包含了功率连接性和IP功率特性定义的UPF文件。

  Eclypse解决方案支持统一功耗格式(UPF)语言,可以用于满足低功耗设计需求。包括以下满足UPF的工具:Discovery验证平台的关键部件MVRC以及VCS with MVSIM;Galaxy设计平台的关键部件Design Compiler、Power Compiler、IC Compiler、DFT MAX、Formality和PrimeTime。为达到低功耗设计,该解决方案额外附加的工具包括:Innovator、HSPICE、HSIM、NanoSim、TetraMAX和PrimeRail,以及DesignWare IP与新思科技的专业服务。该Eclypse解决方案支持开源方法学,包括由Synopsys和ARM共同提出的低功率设计方法指南(LPMM)。

  Synopsys的Multi-Voltage SIMulator(MVSIM)是Eclypse的一个重要组件,可以精确地仿真各类技巧运用,例如动态电压缩放、自适应电压缩放、功率选通、保留和体偏置。其中包括了ARM的“智能能量管理”的自适应电压缩放,并且能够共同仿真一个现有的行业标准的RTL仿真器。MVSIM提供对于各种低功率设计技巧的验证,包括动态电压和频率缩放以及VDD待机,并理解采用UPF表达的功率设计意图,能够实现RTL层面和门电路层面上的多电压设计方案的验证。这一方案还支持电压调节器、电平加热器和电源开关的注重电压的建模方式。

  通过运用正确的方法和工具,工程师可以实现在90nm、65nm和45nm工艺节点上实现低功率设计方案。Eclypse将使设计团队能够采用先进的低功耗技术,大幅提高效率,降低风险,并最终得到高质量的芯片,从而实现功耗、尺寸、速度和产量等方面的目标。
】【打印繁体】【投稿】 【收藏】 【推荐】 【举报】 【评论】 【关闭】【返回顶部